
IDT82V3285A
WAN PLL
Functional Block Diagram
11
August 7, 2009
FUNCTIONAL BLOCK DIAGRAM
Figure 1. Functional Block Diagram
EX_SYNC1
M
oni
to
rs
T0
PFD
&LPF
Di
vi
der
T4
PFD
&LPF
Di
vi
der
AP
LL
M
icr
opr
ocessor
In
te
rface
JT
AG
PBO
Phase
Of
fs
et
77.
76
MH
z
T4
AP
LL
T0
AP
LL
Di
vi
de
r
OU
T1
OU
T1
MU
X
Di
vi
der
OU
T2
OUT2
MU
X
OU
T3
OU
T4
OUT
4
MUX
OU
T5
OU
T5
MU
X
OU
T3
MU
X
MU
X
T4
AP
LL
MU
X
T0
APL
L
MUX
T4
Input
Sel
ec
tor
T0
Inpu
t
Sel
ect
or
OS
CI
77.
76
M
H
z
16E1/
16
T1
12E1/
24T1/
E3
/T
3
16E1
/16T1
12E1/
24
T1/
E3/
T3
Aut
o
Di
vi
de
r
Aut
o
Di
vi
de
r
10
T0
D
PLL
T4
D
PLL
Se
lec
tion
Input
IN
1
IN
2
IN
3
IN
4
IN
5
FR
SYNC_8K
MF
RSYNC_2K
Out
put
GSM
/GPS/
16
E1
/1
6T
1
T0
77
.76
M
H
z
T0
8
k
H
z
G
SM
/O
BS
AI
/1
6E
1/
16T
1
8k
Di
vi
de
r
Inpu
tP
re-
Div
id
er
Prio
rit
y
Inpu
tP
re-
Div
id
er
Prio
rit
y
Inpu
tP
re-
Div
id
er
Prio
rit
y
Inpu
tP
re-
Div
id
er
Prio
rit
y
Inpu
tP
re-
Div
id
er
Prio
rit
y
Di
vi
der
D
ivi
der
D
ivi
der